Cyclic pipeline systems

Мұқаба

Дәйексөз келтіру

Толық мәтін

Аннотация

One of the most efficient ways to organize calculations on ASIC or FPGA is the creation of non-stallable pipelines. However, for some computing circuits, the resulting pipeline may be too large for available ASIC or FPGA resources. The authors propose a method for constructing cyclic pipelines, in which data flow control is based on counters and does not depend on the data being transmitting along the pipeline. We proposed the method makes it possible to build more compact non-stallable pipelines. One of the main details of method is to use cycle ratio equal to the number of times the data must go through the loop, after which the pipeline converts the data into the desired result.

Негізгі сөздер

Авторлар туралы

Igor Adamovich

Ailamazyan Program Systems Institute of RAS

Хат алмасуға жауапты Автор.
Email: i.a.adamovich@gmail.com
ORCID iD: 0000-0001-9728-3024

Yuri Klimov

Keldysh Institute of Applied Mathematics of RAS

Email: yuklimov@keldysh.ru
ORCID iD: 0000-0001-5081-1547

Әдебиет тізімі

  1. Taraate V.. Logic Synthesis and SOC Prototyping, Springer, Singapore, 2020, ISBN 978-981-15-1313-8, xix+251 pp.
  2. Kilts S.. Advanced FPGA Design: Architecture, Implementation, and Optimization, Wiley-IEEE Press, 2007, ISBN 9780470127896, 352 pp.
  3. Андреев С. С., Дбар С. А., Лацис А. О, Плоткина Е. А.. Как и почему могут быть использованы на практике суперкомпьютеры на базе FPGA, РАН, М., 2017, ISBN 978-5-906906-61-8, 40 с.
  4. Dally W. J., Harting R. C.. Digital Design: A Systems Approach, Cambridge University Press, 2012, ISBN 978-0-521-19950-6, 636 pp.
  5. Harris S. L., Harris D.. Digital Design and Computer Architecture, RISC-V Edition, Elseiver Inc, 2022, ISBN 978-0-12-820064-3, 592 pp.
  6. Intel$^{circledR}$ Hyperflex$^{{TM}}$ Architecture High-Performance Design Handbook, Intel Corporation, 2021, 147 pp.
  7. Emas M. N., Baylis A., Stitt G.. “High-frequency absorption-FIFO pipelining for Stratix 10 HyperFlex”, 2018 IEEE 26th Annual International Symposium on Field-Programmable Custom Computing Machines (FCCM) (Boulder, CO, USA, 2018), 2018, pp. 97–100.
  8. LogiCORE IP Multiplier v11.2, Xilinx, Inc, 2011, 13 pp.
  9. LogiCORE IP Floating-Point Operator v6.0, Xilinx, Inc, 2012, 41 pp.
  10. Андреев С. С., Дбар С. А., Лацис А. О., Плоткина Е. А.. «О применении технологий высокоуровневого синтеза к схемной реализации вычислений», Препринты ИПМ им. М.В. Келдыша, 2021, 34, 19 с.
  11. Ioannou L., Michail H. E., Voyiatzis A. G.. “High performance pipelined FPGA implementation of the SHA-3 hash algorithm”, 2015 4th Mediterranean Conference on Embedded Computing (MECO) (Budva, Montenegro, 2015), 2015, pp. 68-71.
  12. Wong M. M., Haj-Yahya J., Sau S. Chattopadhyay A.. “A new high throughput and area efficient SHA-3 implementation”, 2018 IEEE International Symposium on Circuits and Systems (ISCAS) (Florence, Italy, 2018), 2018, pp. 1-5.
  13. Vivado Design Suite: AXI Reference Guide, Xilinx, Inc, 2017, 175 pp.
  14. Avalon$^{circledR}$ Interface Specifications, Intel Corporation, 2022, 71 pp.

Қосымша файлдар

Қосымша файлдар
Әрекет
1. JATS XML


Creative Commons License
Бұл мақала лицензия бойынша қолжетімді Creative Commons Attribution 4.0 International License.

Согласие на обработку персональных данных

 

Используя сайт https://journals.rcsi.science, я (далее – «Пользователь» или «Субъект персональных данных») даю согласие на обработку персональных данных на этом сайте (текст Согласия) и на обработку персональных данных с помощью сервиса «Яндекс.Метрика» (текст Согласия).